Новости SOC от Dacafe (http://www.dacafe.com), Май 2005 года =================================================================== 3 мая SIPAC становится членом OCP-IP 3 мая Sequence Design вступает в ARM Connected Community 3 мая TI выпускает процессор цифровой медиа-обработки для мобильных устройств с ОС Windows Mobile 3 мая Atmel FPSLIC II - динамически реконфигурируемая SoC поддерживает 'Silicon-Sharing' для периферийных устройств и интерфейсов 3 мая LSI Logic выпускает малопотребляющую IP компоненту SATA для ASIC и платформы RapidChip 3 мая Actel снижает цены на Flash FPGA в корпусах для расширенных (военных) температурных диапазонах 3 мая Altera обеспечивает инкрементальную компиляцию в Quartus II 5.0 3 мая Mentor Graphics улучшает Catapult C Synthesis - ускоряя верификацию SystemC-описаний в 20-100 раз 3 мая TimeSys выпускает средства разработки ПО для процессоров семейства PowerPC фирмы FreeScale под ОС Linux 3 мая Flarion Technologies выбрала ZeBu фирмы EVE для аппаратной верификации беспроводных Internet-чипсетов нового поколения 3 мая TransEDA анонсирует автоматическую верификацию для проектов на базе AMBA AXI 4 мая Zarlink анонсирует новую платформу переключения пакетов в Ethernet 4 мая Atrenta развивает средства предсказательного анализа 4 мая Atrenta выпускает 1Team:Verify 4 мая Mentor Graphics и LSI Logic анонсируют поддержку DSP-процессоров ZSP400 и ZSP500 в системе совместной симуляции программного и аппаратного обеспечения Seamless 4 мая Ricoh изготавливает чип по 90-нм технологии, используя Cadence Encounter RTL Compiler, сокращая синтез от недель до дней 4 мая Tensilica и EVE сотрудничают 4 мая Faraday верифицирует 32-битный RISC CPU с помощью Synopsys VCS и Vera 10 мая Synopsys выпускает IP-компоненту PCI Express 10 мая Freescale анонсирует MSC8122 и MSC8126 - мультиядерные программируемые DSP-процессоры 10 мая OCP-IP анонсирует доступность интерфейса OCP 2.1. в библиотеке верификационных IP-компонент CheckerWare, разработанной фирмой Mentor Graphics 12 мая STMicroelectronics развивает семейство микроконтроллеров STR710F, разрабатываемых на базе процессора ARM7TDMI 17 мая VLSI Design and Education Center присоединяется к OCP-IP 17 мая TMS320C6455 - новый DSP-процессор от Texas Instruments 17 мая Chipidea получила 12M Euro от Kennet Venture Partners 17 мая CEVA модифицирует CEVA-X DSP 17 мая Celoxica выпускает FPGA-плату RC10 для обучения синтезу аппаратного обеспечения с С-описаний алгоритмов 17 мая Mentor Graphics выпускает Questa - средство верификации с поддержкой SystemVerilog, VHDL, PSL, и SystemC 17 мая EVE развивает ZeBu 18 мая Новые платы разработки для Cyclone II 18 мая Corelis анонсирует поддержку JTAG-эмуляции для процессоров AMCC PowerPC 440EP 18 мая FishTail присоединяется к Synopsys in-Sync Program 23 мая VaST Systems получила финансирование $12M от Foundation Capital 23 мая Texas Instruments выпустила три новых DSP для обработки вещественных чисел - ориентируясь на проблемы высококачественного аудио 23 мая Synopsys выпускает Design Compiler 2005 23 мая Cypress интегрирует WirelessUSB и PSoC 24 мая SSIPEX становится членом OCP-IP 24 мая CSIP становится членом OCP-IP 24 мая Celoxica выпускает четвертое поколение средств синтеза аппаратного обеспечения по С-описаниям алгоритмов 25 мая Agere Systems анонсирует чип памяти для мультимедиа 25 мая FSA заключила лицензионное соглашение с VCX Software 25 мая SANYO выбрала Mentor Graphics Catapult C Synthesis для разработки мультимедийных проектов следующего поколения 25 мая Stretch Inc. лицензировала IP компоненту у Mentor Graphics 10/100/1000 Mbps Ethernet MAC 25 мая Mentor Graphics приобрела Volcano Communications Technologies 26 мая Mentor Graphics добилось совместимости своей IP-компоненты PCI Express с платформой NitAl 26 мая Digi International купила Rabbit Semiconductor за $49 миллионов 27 мая TransEDA аносирует Assertain - средство управления верификацией 27 мая Peking University Microprocessor Development and Research Center выбрал IP-компоненту PCI Express от Mentor Graphics 27 мая Atmel выпускает RFID считыватель смарт-карт на базе процессора AVR 31 мая Atmel выпускает AT76C713 31 мая Synopsys выпускает VCS 2005.06 31 мая Huawei использует Synopsys VCS Native Testbench для ускорения верификации своих сетевых и коммуникационных ASIC 31 мая Zarlink выпускает беспроводной чип, спроектированный специально для использования в коммуникационных системах, внедряемых в живые существа 31 мая VaST Systems выпускает Virtual Processor Model Transformer VPM-T - новейший член семейства "Constructor" 3 мая SIPAC становится членом OCP-IP SIPAC (System Integration and IP Authoring Center) был основан в 2001 году в Корее с помощью Korean Intellectual Property Office. Цель SIPAC - построить инфраструктуру для создания, оценки и Intenet-торговли IP-компонентами. Члены OCP-IP (Open Core Protocol - International Partnership association) получают бесплатно обучение, поддержку, программные средства и документацию, помогающие справляться с проблемами, возникающими при разработке SoC. www.OCPIP.org 3 мая Sequence Design вступает в ARM Connected Community Sequence занимается разработкой и поставкой средств анализа и оптимизации потребления энергии от системного уровня до топологического. PowerTheater ориентирован на анализ RTL-описаний, теперь поддерживает и SystemC-описания. CoolTime оценивает расходы энергии по описаниям на физическом уровне. sequencedesign.com www.arm.com/community 3 мая TI выпускает процессор цифровой медиа-обработки для мобильных устройств с ОС Windows Mobile Этот процессор имеет в своем составе два процессорных ядра - DSP и ARM, а также множество дополнительных аппаратных устройств, в том числе видеокодер, видеоакселератор, USP-порт. С помощью разработанного программного обеспечения поддерживаются WMA (Windows Media Audio), MP3, JPEG и др. ОС Windows Mobile разработана специально для таких устройств как Pocket PC, Smartphones и Portable Media Centers. www.ti.com/portablemedia1 www.windowsmobile.com www.microsoft.com/windowsmobile/portablemediacenter/default.mspx 3 мая Atmel FPSLIC II - динамически реконфигурируемая SoC поддерживает 'Silicon-Sharing' для периферийных устройств и интерфейсов Использование возможности 'Silicon-Sharing' позволяет разместить 200K-вентильный проект в 40К-вентильной FPSLIC II, сокращая потребление энергии на 97%. FPSLIC построена на базе процессора AVR. А свойство 'Silicon-Sharing' позволяющее динамически регонфигурировать SoC обеспечивает реализацию различных интерфейсов и периферийных устройств на одном и том же участке чипа в различные моменты времени. Такое сокращение размеров и потребления энергии особенно важно для мобильных утсройств. FPSLIC II интегрирует 25 MIPS, 8-битный процессор AVR, 36 КБ SRAM для программ/данных, аппаратный умножитель, периферийные устройства и динамически реконфигурируемую FPGA, содержащую от 256 до 2300 логических ячеек. Для корректной динамической реконфигурации FPSLIC II содержит контроллер конфигурации, два DMA-контроллера, специальный интерфейс FPGA-to-AVR. Кроме того, Atmel поставляет библиотеку документированных проектов для интерфейсов, периферийных устройств и аппаратных акселераторов, которая включает Ethernet, память, SPI, SDIO, DMA, синтез речи, ADPCM, DES/triple DES. Процесс реконфигурации осуществляют расположенные в SoC процессор AVR и контроллер реконфигурации. Контроллер реконфигурации сигнализирует процессору AVR о наступлении момента реконфигурации, а также сообщает, какой IP-блок должен быть загружен, количество тактов, требуемое для выполнения и другие ограничения. В момент завершения проектирования System Designer генерирует bitstream для реконфигурации, отдельный для каждого аппаратного компонента. Эти битовые описания сохраняются во внешней памяти. Оттуда они и выбираются для динамической реконфигуриации, которая выполняется процессором AVR, работающим на частоте 25 МГц менее чем за 9 мс. FPSLIC II потребляет 50 мкА в "спящем" режиме и 2-3 мА/МГц в рабочем режиме. Память потребляет 9.2 мА. Таким образом, FPSLIC II может выполнять те же функции, что и 32-битный RISC-процессор, потребляя при этом в 4 раза меньше электроэнергии. Цена - от $4.50 до $12.90 в партиях по 100,000 штук. Программное обеспечение для FPSLIC II было разработано ATMEL совместно с Institute for Information Theory and Automation (UTIA) Czech Academy of Sciences в рамках проекта ReCONF2 (EU-IST-2001-34016). www.atmel.com 3 мая LSI Logic выпускает малопотребляющую IP компоненту SATA для ASIC и платформы RapidChip Serial ATA IP-компонента поддерживает производительность передачи информации до 3 Gbps. IP компоненты от LSI Logic объединены в библиотеку CoreWare, включающую RISC-процессоры ARM и MIPS, DSP-процессоры ZSP и множество вспомогательных IP-компонент (AMBA, Ethernet MAC, PCI Express, SPI 4.2 и др.). www.lsilogic.com 3 мая Actel снижает цены на Flash FPGA в корпусах для расширенных (военных) температурных диапазонах www.actel.com 3 мая Altera обеспечивает инкрементальную компиляцию в Quartus II 5.0 Инкрементальная компиляция сокращает на 70% время синтеза проекта для устройств Stratix II. Успехи Quartus II подтверждаются ростом на 70% коммерческих лицензий в 2004 году. Кроме того, Quartus II был награжден премией Reader's Choice - жрунала FPGA and Programmable Logic Journal. Цена ежегодной лицензии на Quartus II - $2,000 на фиксированное рабочее место. Бесплатная версия Quartus II Web Edition может быть загружена с сайта www.altera.com/q2webedition 3 мая Mentor Graphics улучшает Catapult C Synthesis - ускоряя верификацию SystemC-описаний в 20-100 раз Теперь Catapult C Synthesis может автоматически создавать транзактные SystemC-модели и "обертки" к ним (wrappers), позволяя разработчикам симулировать свои проекты в 20-100 раз быстрее по сравнению с симуляцией SystemC-описаний с помощью ModelSim. Цена Catapult C Synthesis - от $89,000 до $275,000. Лицензи могут быть как вечные, так и ограниченные во времени. www.mentor.com/products/c-based_design 3 мая TimeSys выпускает средства разработки ПО для процессоров семейства PowerPC фирмы FreeScale под ОС Linux TimeStorm поддерживает процессоры PowerQUICC III, PowerQUICC II, PowerQUICC I, MPC7XXX, MPC7XX. www.timesys.com/products/ldk/ 3 мая Flarion Technologies выбрала ZeBu фирмы EVE для аппаратной верификации беспроводных Internet-чипсетов нового поколения Emulation and Verification Engineering (EVE) разработала платформу для аппаратной верификации Zero Bugs (ZeBu), которая используется многими разработчиками (а теперь и Flarion тоже) для аппаратной верификации своих проектов. www.eve-team.com 3 мая TransEDA анонсирует автоматическую верификацию для проектов на базе AMBA AXI TransEDA разработала imPROVE-HPK AXI - средсвто автоматизации верификации проектов, использующих протокол AMBA AXI (Advanced eXtensible Interface). Новый продукт пополнил семейство HPK (Hardware Protocol Kit), включающее HPK для AMBA AHB и APB, OCP1.0 и OCP2.0, PCI и PCI-X. Использование imPROVE-HPK AXI сэкономит недели, потраченные на моделирование, автоматически создав полную среду верификации протокола. Обнаруженные нарушения протокола сопровождаются автоматической генерацией Verilog и VHDL-тестбенчей, указывающих на ошибку. Цена imPROVE-HPK AXI - от $21,000 за годичную лицензию. TransEDA имеет офисы в США, Европе, Японии, Китае, Индии, Корее, Сингапуре и Тайване. www.transeda.com 4 мая Zarlink анонсирует новую платформу переключения пакетов в Ethernet Новые Ethernet-свичи от Zarlink ориентированы на эффективную обработку мультимедиа-трафика. Пакеты, поступающие в устройство, классифицируются на потоки на основании правил, использующих такую информацию как источник, назначение и приложение, в дополнение к стандартным схемам, базирующихся на приоритетах. Пакеты планируются с использованием таких алгоритмов как SP (strict priority) и WFQ (weighted fair queuing). В новых свичах от Zarlink реализовано аппаратное обнаружение и устранение ошибок в адресации пакетов - теперь это занимает менее микросекунды - против сотен миллисекунд или даже нескольких секунд, требуемых на выполнение той же работы конкурентами. packetswitching.zarlink.com www.zarlink.com 4 мая Atrenta развивает средства предсказательного анализа Atrenta 1Team:Analyze позволяет инженерам автоматически оптимизировать структуру, тестируемость, потребление энергии на уровне RTL-описаний. Например 1Team:Analyze обнаруживает нарушение требований по синхронизации, циклы в комбинационных схемах, неэффективное использование ресурсов. www.atrenta.com 4 мая Atrenta выпускает 1Team:Verify 1Team:Verify поддерживает Assertion-Based Verification (ABV). 1Team:Verify способен генерировать и проверять до 10,000 assertions на 500,000 вентильный проект без вмешательства пользователей. Такми образом обнаруживаются ошибки типа 'dealock' между взаимодействующими конечными автоматами, недостижимые состояния и др. 1Team:Verify поддерживает OVL (Open Verification Library) - стандартную библиотеку Assertions, разрабюотанную Accelera, PSL (Property Specification Language) и SVA (System Verilog Assertions). www.atrenta.com 4 мая Mentor Graphics и LSI Logic анонсируют поддержку DSP-процессоров ZSP400 и ZSP500 в системе совместной симуляции программного и аппаратного обеспечения Seamless www.mentor.com/products/fv/events/enabling_innovation.cfm www.mentor.com/products/fv/hwsw_coverification www.zsp.com 4 мая Ricoh изготавливает чип по 90-нм технологии, используя Cadence Encounter RTL Compiler, сокращая синтез от недель до дней За последние 4 квартала 75 новых пользователей приобрели Cadence Encounter RTL Compiler. www.cadence.com 4 мая Tensilica и EVE сотрудничают Теперь Tensilica Xtensa Xplorer (TXX) интегрирован с EVE ZeBu в результате чего мультипроцессорный проект, создаваемый TXX, может непосредственно загружаться в ZeBu для аппаратной верификации. www.tensilica.com www.eve-team.com 4 мая Faraday верифицирует 32-битный RISC CPU с помощью Synopsys VCS и Vera www.faraday-tech.com www.synopsys.com 10 мая Synopsys выпускает IP-компоненту PCI Express www.synopsys.com www.designware.com 10 мая Freescale анонсирует MSC8122 и MSC8126 - мультиядерные программируемые DSP-процессоры MSC8122 и MSC8126 выполнены по технологии 90 нм, обеспечивают малое потребление энергии и высокую производительность, интегрируют 4 StarCore DSP на одном кристалле. Мультипроцессорные системы на рынке серверов потребляют десятки ватт, в то время как MSC8122 и MSC8126 потребляют только 2 ватта, работая на частоте 500 МГц (каждое ядро - суммарно 2ГГц/сек) и обеспечивая 8 Гига MAC/сек. Кроме того, MSC812x содержат 1.43 Мбайт внутренней памяти и множество периферийных устройств, TCOP (turbo-coding co-processor), VCOP (Viterbi co-processor). MSC812x программно совместимы с однопроцессорными семействами MSC711xx и MSC81xx. 300MHz и 400MHz версии MSC812x предлагаются для расширенного температурного диапазона: от -40 до +125 градусов по Цельсию. 500MHz версия MSC812x предлягается для стандартного диапазона температур от 0 до 90 градусов по Цельсию. Цена процессоров MSC812x - от $127 в партиях по 10K. www.freescale.com 10 мая OCP-IP анонсирует доступность интерфейса OCP 2.1. в библиотеке верификационных IP-компонент CheckerWare, разработанной фирмой Mentor Graphics www.OCPIP.org 12 мая STMicroelectronics развивает семейство микроконтроллеров STR710F, разрабатываемых на базе процессора ARM7TDMI Микроконтроллеры STR7 включают флеш-память программ и данных и опционально могут иметь аппаратную поддержку USB и CAN, работает на частоте от 33 МГц до 50 Мгц. Цена - от $4.6 до $5.5 в партиях по 10К. www.st.com 17 мая VLSI Design and Education Center присоединяется к OCP-IP VLSI Design and Education Center (VDEC) был основан в 1996 году в Университете Токио. Сегодня услугами VDEC пользуются более 450 исследовательских групп из более 150 университетов Японии. www.OCPIP.org 17 мая TMS320C6455 - новый DSP-процессор от Texas Instruments Включает новые инструкции, повышающие на 20-30% производительность выполнения FFT (Fast Fourier Transform) и DCT (Discrete Cosine Transform). TMS320C6455 предлагается в версиях 720 MHz, 850 MHz и 1 GHz. Цена - от $179 до $259 в партиях по 10K. www.ti.com/c6455dsppr www.bdti.com 17 мая Chipidea получила 12M Euro от Kennet Venture Partners Chipidea занимается разарботкой новых аналоговых и цифро-аналоговых технологий, основана в 1997 году. www.chipidea.com www.kennet.com www.visioncap.com www.bpi.pt www.millenniumbcp.pt 17 мая CEVA модифицирует CEVA-X DSP CEVA-X1621 - высокопроизводительный, малопотребляющий полностью синтезируемый DSP-процессор. В нем доработана конфигурируемая пользователем подсистема памяти. www.ceva-dsp.com 17 мая Celoxica выпускает FPGA-плату RC10 для обучения синтезу аппаратного обеспечения с С-описаний алгоритмов RC10 основана на FPGA Spartan-3 (1.5 миллиона вентилей), содержит 2 высокоскоростных АЦП, видео-выход VGA, 1-битный аудио-выход, CAN, USB 2.0, 8 LED, 2 семи-сегментных индикатора. Цена RC10 - менее $500. www.celoxica.com/RC10 17 мая Mentor Graphics выпускает Questa - средство верификации с поддержкой SystemVerilog, VHDL, PSL, и SystemC Questa имеет встроенную поддержку для автоматизации создания тест-бенчей, верификации управляемой покрытием (CDV - coverage-driven verification), ABV (assertion-based verification) и TLM (transaction- level modeling). Цена - $28K. www.mentor.com/products/fv 17 мая EVE развивает ZeBu Теперь ZeBu может содержать до 64 FPGA Xilinx Virtex-II 8000, что обеспечивает до 50 миллионов ASIC-вентилей. Цена - $20K. www.eve-team.com 18 мая Новые платы разработки для Cyclone II www.altera.com/devkits www.altera.com/cyclone2 18 мая Corelis анонсирует поддержку JTAG-эмуляции для процессоров AMCC PowerPC 440EP www.amcc.com 18 мая FishTail присоединяется к Synopsys in-Sync Program FishTail Design Automation основана в 2002 году, специализируется на разработке средств точной оценки временных соотношений на чипе. www.fishtail-da.com 23 мая VaST Systems получила финансирование $12M от Foundation Capital VaST Systems занимается разработкой средств автоматизации прототипирования встроенных систем. www.vastsystems.com 23 мая Texas Instruments выпустила три новых DSP для обработки вещественных чисел - ориентируясь на проблемы высококачественного аудио TMS320C6722, TMS320C6726 и TMS320C6727 имеют соотношение производительность/цена - 130 MFLOPS/доллар. Процессоры семейства TMS320C67xx имеют также следующие особенности: - специальный DMA для разгрузки процессора от работы с памятью - новые инструкции с разной точностью (например, умножение 32 бита на 32 бит с результатом в 64 бита, а также умножение 32 бита на 64 бита с результатом в 64 бита) - плоская модель памяти - удвоение внутренних регистров от 32 до 64 - удвоение количества одновремнно выполняемых операций сложения вещественных чисел с двух до четырех - увеличение размера кэша инструкций с 4К до 32К. Цена - от $9.95 до $19.95 (при диапазоне частот от 200 до 300 Мгц). www.ti.com/c672xpr 23 мая Synopsys выпускает Design Compiler 2005 www.synopsys.com 23 мая Cypress интегрирует WirelessUSB и PSoC CYWUSB6953 стоит $3.50. www.cypress.com 24 мая SSIPEX становится членом OCP-IP Shanghai Silicon Intellectual Property Exchange (SSIPEX) был основан в августе 2003 года как некоммерческая организация и получил финансирование 30 миллионов RMB от Shanghai Information Commission & Shanghai Technology Commission. www.OCPIP.org 24 мая CSIP становится членом OCP-IP Software and Integrated Circuit Promotion Center (CSIP) создан по инициативе правительства Китая. www.OCPIP.org 24 мая Celoxica выпускает четвертое поколение средств синтеза аппаратного обеспечения по С-описаниям алгоритмов Продукты Celoxica имеют более 350 коммерческих инсталляций по всему миру. DK4 вводит новые оптимизации выходных VHDL и Verilog описаний для Synopsys Design Compiler. Цена - от $10K до $80K. www.celoxica.com 25 мая Agere Systems анонсирует чип памяти для мультимедиа Чип обеспечивает передачу потокового мультимедиа-контента на скорости 1 ГБит/сек. Семейство этих чипов получило кодовое имя NASn01 (network attached storage). Где n обозначает количество SATA- интерфейсов. На чипе интегрированы также интерфейсы Gigabit Ethernet и Universal Serial Bus 2.0. www.agere.com/entnet www.digital5.com 25 мая FSA заключила лицензионное соглашение с VCX Software www.fsa.org www.vcxsoftware.com 25 мая SANYO выбрала Mentor Graphics Catapult C Synthesis для разработки мультимедийных проектов следующего поколения www.global-sanyo.com www.mentor.com 25 мая Stretch Inc. лицензировала IP компоненту у Mentor Graphics 10/100/1000 Mbps Ethernet MAC Stretch недавно анонсировала свой новый процессор S5620 для сетевой обработки. www.mentor.com/products/ip/ 25 мая Mentor Graphics приобрела Volcano Communications Technologies VCT была основана в 1998 году и занимается разработкой сетевых решений для автомобильной промышленности. Среди пользователей продукции VCT такие монстры как AUDI, BMW, Daimler Chrysler, Volkswagen, Volvo, Ford, Fiat, PSA, Bosch, Delphi, Magneti Marelli, Siemens VDO и Visteon. www.mentor.com 26 мая Mentor Graphics добилось совместимости своей IP-компоненты PCI Express с платформой NitAl www.mentor.com/products/ip 26 мая Digi International купила Rabbit Semiconductor за $49 миллионов www.digi.com www.rabbitsemiconductor.com 27 мая TransEDA аносирует Assertain - средство управления верификацией Цена - от $30K за вечную лицензию. www.transeda.com 27 мая Peking University Microprocessor Development and Research Center выбрал IP-компоненту PCI Express от Mentor Graphics www.mentor.com/products/ip/ 27 мая Atmel выпускает RFID считыватель смарт-карт на базе процессора AVR www.atmel.com 31 мая Atmel выпускает AT76C713 AT76C713 - первый AVR-микроконтроллер, работающий на частоте 48 Мгц, интегрирует 16 Кбайт SRAM-памяти программ и 4 банка SRAM-памяти по 2 Кбайта каждый для данных стека и переменных. Цена - $4 в партиях по 10К. www.atmel.com 31 мая Synopsys выпускает VCS 2005.06 Теперь VCS Assertion IP контролируют следующие протоколы: PCI/PCI-X 2.0, AMBA 2 AHB/APB, 802.11a-g, AGP, SMIA, DDR2, OCP 2.0, LPC. Кроме того, теперь поддерживаются возможности тестбенчей SystemVerilog. В VCS 2005.06 встроен симулятор языка SystemC. www.synopsys.com 31 мая Huawei использует Synopsys VCS Native Testbench для ускорения верификации своих сетевых и коммуникационных ASIC www.huawei.com www.synopsys.com 31 мая Zarlink выпускает беспроводной чип, спроектированный специально для использования в коммуникационных системах, внедряемых в живые существа ZL70100 с ультра-низким потреблением энергии соответствует стандарту MICS, определенному FCC (Federal Communications Commission) и ETSI (European Telecommunications Standards Institute). ZL70100 обеспечивает передачу информации со скоростью 500 kb/s на расстоянии два метра. Для сравнения - ближайшие конкуренты в области имплантируемых устройств обеспечивали передачу на скорости 10 kb/s на расстояние 10 сантиметров. products.zarlink.com/product_profiles/ZL70100 ulp.zarlink.com 31 мая VaST Systems выпускает Virtual Processor Model Transformer VPM-T - новейший член семейства "Constructor" VPM-T позволяет пользователям VaST модифицировать систему команд виртуальной модели процессора, которая включает систему команд, микроархитектуру, конвейер и т.д. Цена - от $100,000 за годичную лицензию на одно закрепленное рабочее место. www.vastsystems.com